(기초과정) 전자회로용 연산증폭기(5)

연산 증폭기를 해결하기 위한 중요한 개념

1. 입력 저항: 무한대

2. V3=A(V2-V1)

3. 음의 피드백을 사용하면 V1과 V2가 같아집니다. (4)

폐쇄 루프 이득

출력 전압 대 입력 전압: Vo/Vi는 -R2/R1입니다.

유도는 위의 세 가지 개념을 통해 도출됩니다.

Vo= 0(v2=v1) – R2*I(I는 개념 1에 의해 Vi/R1임)

방정식을 재배열하면 -R2/R1이 됩니다. 그러나 이번에는 이상적인 연산 증폭기입니다.

그런 다음 이상적이지 않으면 -(R2/R1)/{1+(1+R2/R1)/A}입니다.

Vo=G*Vi. V1=-Vo/A=-GVi/A.

오류율: 절대값 G- R2/R1 / R2/R1 * 100.

개루프 게인이 50% 감소하더라도 부귀환을 통해 폐루프가 되면 변화율을 둔감하게 다룰 수 있다.

연산 증폭기 입력 저항: 무한대 출력 저항: 0.

반전 증폭기는 신호가 음극 단자에 적용되는 회로입니다. 이 경우 전류가 흐르지 않으므로 Ri = v1/(v1/R1) = R1이 적용됩니다.

이 시점에서 게인을 유한한 값으로 설정하려는 경우 R1이 무한하지 않아야 합니다. 그러나 이상적인 연산 증폭기의 경우 입력 저항이 무한대라는 단점이 있습니다. 신호를 최대한 많이 통과시키려면 입력 저항이 작아야 합니다. 출력 저항을 찾기 위해

마치 테브난 등가회로를 얻은 것처럼 입력 전력과 전류를 0으로 설정한다. 출력 저항은 0으로 양호합니다.

문제 심각도: 연산 증폭기가 이상적이라고 가정하면 이 제어 이득을 유한한 값으로 설정할 수 없습니다.

반대로 게인을 특정 값으로 설정하려고 하면 입력 저항이 무한하지 않기 때문에 신호가 잘 전달되지 않습니다.

게인 값을 100으로 하고 싶은데 R1이 1MOhm이면 R2는 100MOhm이어야 하는데 너무 비싸서 구할 수 없다면 약점이 된다.

어떻게 극복합니까? 새로운 회로 설계

그림 2.9 참조